下图是一个简化的CPU与主存连接结构示意图(图中省略了所有多路选择器)。其中有一个累加寄存器AC、一个状态寄存器和其他四个寄存器(主存地址寄存器MAR、主存数据寄存器MDR、程序计数器PC和指令寄存器IR),各部件及其之间的连线表示数据通路,箭头表示信息传

admin2019-01-16  45

问题 下图是一个简化的CPU与主存连接结构示意图(图中省略了所有多路选择器)。其中有一个累加寄存器AC、一个状态寄存器和其他四个寄存器(主存地址寄存器MAR、主存数据寄存器MDR、程序计数器PC和指令寄存器IR),各部件及其之间的连线表示数据通路,箭头表示信息传送方向。

    要求:
说明数据从主存取出、运算、写回主存所经过的数据通路(假定数据地址已在MAR中)。

选项

答案与(2)的分析类似,根据MAR中的地址去主存取数据,将取出的数据送至主存数据寄存器(MDR),然后将MDR中的数据送至ALU进行运算,运算的结果送至累加器(AC),运算结束后将AC中的结果送至MDR,最后将MDR中的数据写入主存。 因此,从主存取出、运算和写回主存所经过的数据通路为:MAR→M,M(MAR)→MDR→ALU,ALU→ AC,AC→MDR→M(MAR)。

解析
转载请注明原文地址:https://jikaoti.com/ti/2ufjFFFM
0

最新回复(0)